PowerPC

Arquitetura de microprocessador desenvolvida em 1992 pela Motorola e pela IBM, com alguma participação da Apple. O microprocessador PowerPC é superescalar, se baseia na tecnologia RISC e tem um barramento de dados de 64 bits e um barramento de endereços de 32 bits. O PowerPC tem também caches separados para dados e instruções, embora o tamanho de cada um desses caches varie em função da implementação. Todos os microprocessadores PowerPC têm várias unidades de inteiro e de ponto flutuante, e todos têm uma voltagem operacional de 3,3 volts, exceto o modelo 601, que opera a 3,6 volts. A velocidade operacional e o número de instruções executadas por ciclo de clock varia de acordo com a implementação. O modelo 601 está disponível em uma versão de 80 MHz ou 100 MHz e executa três instruções por ciclo de clock. O 603, disponível em versões de 80 MHz, 100 MHz e 200 MHz, executa três instruções por ciclo de clock. O 604, disponível em versões de 100 MHz, 120 MHz e 133 MHz, executa quatro instruções por ciclo de clock. O 620, disponível em uma versão de 133 MHz, também executa quatro instruções por ciclo de clock. PowerPC é marca registrada da IBM. Ver também microprocessor (microprocessador); RISC.