88000

Um conjunto de chips que utiliza a técnica (reduced instruction set computing -- computador com um conjunto de instruções reduzido), lançado em 1988 e baseado na arquitetura Harvard. O de 20 MHz tem uma e pelo menos duas unidades CMMU (cache memory management units -- unidades de gerenciamento do cache de memória) -- uma para a memória de dados e outra para a memória de instruções. A tem processadores para números inteiros e números com ponto flutuante, além de 32 registradores de uso geral com 32 bits, 21 registradores de controle, além de endereços e caminhos de dados de 32 bits. O é capaz de endereçar quatro gigabytes de dados externos e um de instruções de 32 bits no espaço de memória. Até quatro conjuntos de chips podem ser instalados para utilizar a mesma memória, em uma configuração de multiprocessamento. Ver também processing unit (unidade de processamento); floating-point processor (processador de ponto flutuante); Harvard architecture (arquitetura Harvard); RISC.
+
..
../..